## LAB. ARQUITECTURA DE COMPUTADORES: GUÍA DEL ALUMNO Desenrollado de bucles

La técnica de desenrollado de bucles consiste en disminuir el número de iteraciones de un bucle con el propósito de "ahorrar instrucciones", específicamente aquellas dedicadas al control del propio bucle, como actualización de índices y el propio salto. Para ello, el cómputo que se realiza en una iteración se repite una o más veces dentro del bucle, desmultiplicando el número de iteraciones necesarias. Por ejemplo, si en cada iteración se procesa un elemento de una serie de vectores, se pasa a procesar dos o mas elementos por iteración, disminuyendo el número de iteraciones necesarias para procesar la lista completa.

De este modo es posible disminuir el número de ciclos consumidos en la ejecución. Es frecuente que con el desenrollado sea más fácil reordenar instrucciones para conseguir minimizar paradas.

Modificar el hardware en DLXV3.1 para asignar a la suma y a la multiplicación una latencia total de 2 ciclos y comprobar que haya solo una unidad funcional de cada tipo.

Veamos esto mediante un ejemplo.. Puedes adaptarlo o/y partir del siguiente código: estúdialo, escríbelo y anota en un comentario las paradas etc. Luego simúlalo paso a paso. Comprueba los ciclos.

```
.data 100
                                                   Hay 3 paradas (señala dónde al lado de las
cte: .double 3
n: .word 12
                                                   mismas), y no se ha usado el hueco de
a: .double 1, 2, 3, 4, 5, 6, 7, 8, 9,10,11,12
b: .double 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0
                                                   retardo. Y se emplean 124 ciclos.
                                                   Reordenando y aprovechando el hueco de
   .text 0x1000
ini:
                                                   retardo se obtienen 76 ciclos, consiguiendo
   lw r8,n(r0)
                                                   una acleración de A = 124/76 = 1,63
   ld f0,cte(r0)
   xor r1, r1, r1
                                                   loop1:
loop:
                                                      id f2,a(r1)
   id f2,a(r1)
                                                      subi r8,r8,#1
addd f4,f0,f2
   addd f4,f0,f2
   sd b(r1),f4
                                                      addi r1,r1,#8
   addi r1,r1,#8
                                                      bnez r8,loop 1
   subi r8,r8,#1
bnez r8,loop
                                                      sd
                                                             b-8(r1),f4
                                                   trap #6
   gon
trap #6
```

Este bucle se ejecuta 12 veces procesando una componente por vuelta.

Podemos procesar varias componentes por vuelta y disminuir en concordancia el número de vueltas. Un desenrollado de **factor 2** procesa dos componentes en cada vuelta, sabiendo que hemos de usar **una única instrucción de ajuste de índices** para ahorrar ciclos (de lo contrario no se justifica esta técnica de optimización).

<u>Una recomendación</u>: resulta más fácil hacer primero una versión no optimizada agrupando las instrucciones de carga, las de proceso y las ajuste de índices y contadores, y luego, identificar paradas y reordenar. Ambos pasos se muestran a continuación:

```
ini2:
                                             Se consigue ejecutar sin paradas en 58
     ld f0,cte(r0)
                                             ciclos reordenándo, con una Aceleración A
     xor
          r1,r1,r1
                                                2,14 y respecto al optimizado sin
     lw r8,n(r0)
loop2:
                                             desenrollar 1,3
       ld
              f2,a(r1)
                                                   loop3:
              f6,a+8(r1)
       ld
                                                          ld
                                                                 f2,a(r1)
              f4,f0,f2
       addd
                                                                 f6,a+8(r1)
                                                          l d
              f8,f0,f6
       addd
                                                          addd
                                                                 f4, f0, f2
       sd
              b(r1),f4
                                                          subi
                                                                 r8, r8, #2
              b+8(r1), f8
       sd
                                                                 f8, f0, f6
                                                          addd
       addi
             r1, r1, #16
                                                                 b(r1),f4
                                                          sd
       suhi
              r8, r8, #2
                                                          sd
                                                                 b+8(r1), f8
              r8,loop2
       bnez
                                                                 r8,loop3
                                                          bnez
       nop
                                                          addi
                                                                 r1, r1, #16
      #6
trap
                                                   trap
                                                          #6
```

Es muy importante darse cuenta que el ahorro está en que se ejecutan menos saltos y menos instrucciones de ajuste de índices: esto lo organiza el compilador, los ingenieros de computación hacen estas cosas.

De un modo similar, podemos hacer un desenrollado de factor 4

```
ini4:
                                             Se consigue ejecutar sin paradas en 49
       ld f0,cte(r0)
                                             ciclos reordenándolo, con una Aceleración A
       xor
             r1,r1,r1
                                                        y respecto al optimizado sin
       lw r8,n(r0)
                                             desenrollar A=
loop4:
       ld
              f2,a(r1)
                                             ¡SUERTE!
              f6,a+8(r1)
       ld
       ld
              f10,a+16(r1)
       ld
              f14,a+24(r1)
       addd
              f4,f0,f2
       addd
              f8,f0,f6
       addd
              f12, f0, f10
       addd
              f16, f0, f14
              b(r1),f4
       sd
              b+8(r1), f8
       sd
       sd
              b+16(r1), f12
              b+24(r1), f16
       sd
              r1, r1,#32
       addi
              r8, r8, #4
       subi
       bnez
              r8,loop4
       nop
              #6
       trap
```

## Ejercicios

Todos con las opciones de adelantamiento de operandos y salto retardado.

- Para el programa del Producto Escalar de dos vectores de la práctica en coma flotante y para N=32 elementos, realiza una versión de desenrollado de factor 2 y optimízala para minimizar paradas. A continuación haz un desenrollado de factor 4 y optimízalo. Calcula las ganancias.
- 2. Utiliza el programa de C(i) = a(i)·cte+b(i) diseñado en la sesión anterior y haz lo mismo.
- 3. Altera la latencia de la multiplicación a 3 y/o 4 ciclos e intenta reordenar eliminar las paradas.